0536-2082255转8008

联系4118cc云顶集团

电话:0536-2082255转8008
邮箱:admin@crazychatroulette.com
手机:18365625186
地址:山东潍坊市北海路财富国际商务大厦23层

电子技术

4118cc云顶集团电子技术基础习题-答案~doc

作者:admin 发布时间:2020-05-22 01:09

  1.本站不担保该用户上传的文档完全性,不预览、不比对实质而直接下载出现的忏悔题目本站不予受理。

  - PAGE 第1章 检测题 (共100分,120分钟) 一、填空题:(每空0.5分,共25分) 1、N型半导体是正在本征半导体中掺入极微量的 五 价元素构成的。这种半导体内的众半载流子为 自正在电子 ,少数载流子为 空穴 ,不行挪动的杂质离子带 正 电。P型半导体是正在本征半导体中掺入极微量的 三 价元素构成的。这种半导体内的众半载流子为 空穴 ,少数载流子为 自正在电子 ,不行挪动的杂质离子带 负 电。 2、三极管的内部组织是由 发射 区、 基 区、 集电区 区及 发射 结和 集电 组织成的。三极管对外引出的电极不同是 发射 极、 基 极和 集电 极。 3、PN结正向偏置时,外电场的倾向与内电场的倾向 相反 ,有利于 众半载流子 的 扩散 运动而倒霉于 少数载流子 的 漂移 ;PN结反向偏置时,外电场的倾向与内电场的倾向 类似 ,有利于 少子 的 漂移 运动而倒霉于 众子 的 扩散 ,这种景况下的电流称为 反向饱和 电流。 4、PN结变成的历程中,P型半导体中的众半载流子由 P 向 N 区举办扩散,N型半导体中的众半载流子由 N 向 P 区举办扩散。扩散的结果使它们的接壤处筑树起一个 空间电荷区 ,其倾向由 N 区指向 P 区。 空间电荷区 的筑树,对众半载流子的 扩散 起衰弱效力,对少子的 漂移 起加强效力,当这两种运动抵达动态均衡时, PN结 变成。 5、检测二极管极性时,需用万用外欧姆挡的 R×1K 档位,当检测时外针偏转度较大时,与红外棒衔接触的电极是二极管的 阴 极;与黑外棒衔接触的电极是二极管的 阳 极。检测二极管瑕瑜时,两外棒地方更调前后万用外指针偏转都很大时,讲明二极管仍旧被 击穿 ;两外棒地方更调前后万用外指针偏转都很小时,讲明该二极管仍旧 绝缘老化。 6、单极型晶体管又称为 场效应(MOS) 管。其导电沟道分有 N 沟道和 P 沟道。 7、稳压管是一种分外物质缔制的 面 接触型 硅晶体 二极管,平常作事应正在性格弧线、MOS管正在倒霉用时应避免 栅 极悬空,务必将各电极短接。 二、决断正误:(每小题1分,共10分) 1、P型半导体中不行挪动的杂质离子带负电,讲明P型半导体呈负电性。 (错) 2、自正在电子载流子填充空穴的“复合”运动出现空穴载流子。 (对) 3、用万用外测试晶体管时,拔取欧姆档R×10K档位。 (错) 4、PN结正向偏置时,其外里电场倾向类似。(PN结反向偏置时,其外里电场倾向类似 ) (错) 5、无论正在任何景况下,三极管都具有电放逐大本事。 (错) 6、双极型晶体管是电流控件,单极型晶体管是电压控件。 (对) 7、二极管只消作事正在反向击穿区,必然会被击穿。 (错) 8、当三极管的集电极电流大于它的最大量准电流ICM时,该管必被击穿。 (错) 9、双极型三极管和单极型三极管的导电机理一样。 (错) 10、双极型三极管的集电极和发射极类型一样,因而可能调换利用。 (错) 三、拔取题:(每小题2分,共20分) 1、单极型半导体器件是( C )。 A、二极管; B、双极型三极管; C、场效应管; D、稳压管。 2、P型半导体是正在本征半导体中出席微量的( A )元素组成的。 A、三价; B、四价; C、五价; D、六价。 3、稳压二极管的平常作事状况是( C )。 A、导通状况; B、截止状况; C、反向击穿状况; D、轻易状况。 4、用万用外检测某二极管时,察觉其正、反电阻均约等于1KΩ,讲明该二极管( C )。 A、仍旧击穿; B、周备状况; C、内部老化欠亨; D、无法决断。 5、PN结两头加正向电压时,其正向电流是( A )而成。 A、众子扩散; B、少子扩散; C、少子漂移; D、众子漂移。 6、测得NPN型三极管上各电极对地电位不同为VE=2.1V,VB=2.8V,VC=4.4V,讲明此三极管处正在( A )。 A、放大区; B、饱和区; C、截止区; D、反向击穿区。 7、绝缘栅型场效应管的输入电流( C )。 A、较大; B、较小; C、为零; D、无法决断。 8、正弦电流经历二极管整流后的波形为( C )。 A、矩形方波; B、等腰三角波; C、正弦半波; D、仍为正弦波。 9、三极管进步( C )所示极限参数时,肯定被损坏。 A、集电极最大量准电流ICM; B、集—射极间反向击穿电压U(BR)CEO; C、集电极最大量准耗散功率PCM; D、管子的电放逐大倍数。 10、若使三极管具有电放逐大本事,必需知足的外部前提是( C ) A、发射结正偏、集电结正偏; B、发射结反偏、集电结反偏; C、发射结正偏、集电结反偏; D、发射结反偏、集电结正偏。 四、简述题:(每小题4分,共28分) 1、N型半导体中的众子是带负电的自正在电子载流子,P型半导体中的众子是带正电的空穴载流子,因而说N型半导体带负电,P型半导体带正电。上述说法对吗?为什么? 答:这种说法是舛误的。由于,晶体正在掺入杂质后,只是共价键上众出了电子或少了电子,从而得回了N型半导体或P型半导体,但整块晶体中既没有失电子也没有得电子,以是仍呈电中性。 2、或人用测电位的办法测出晶体管三个管脚的对地电位不同为管脚①12V、管脚②3V、管脚③3.7V,试决断管子的类型以及各管脚所属电极。 答:管脚③和管脚②电压相差0.7V,显明一个硅管,是基极,一个是发射极,而管脚①比管脚②和③的电位都高,以是必然是一个NPN型硅管。再依照管子正在放大时的规矩可决断出管脚②是发射极,管脚③是基极,管脚①是集电极。 图1-293、图1-29所示电途中,已知E=5V,V,二极管为理念元件(即以为正指导通时电阻R=0,反向阻断时电阻R=∞),试画出u0的波形。 图1-29 u/Vωt0uiu0105答:剖判:依照电途可知,当uiE时,二极管导通u0=ui,当ui u/V ωt 0 ui u0 10 5 4、半导体和金属导体的导电机理有什么分歧?单极型和双极型晶体管的导电景况又有何分歧? 答:金属导体中只要自正在电子一种载流子介入导电,而半导体中则存正在空穴载流子和自正在电子两种载流子,它们同时介入导电,这便是金属导体和半导体导电机理上的素质分歧点。单极型晶体管内部只要众半载流子介入导电,因而和双极型晶体管中同时有两种载流子介入导电也是分歧的。 5、图1-34所示电途中,硅稳压管DZ1的安谧电压为8V,DZ2的安谧电压为6V,正向压降均为0.7V,求各电途的输出电压U0。 答:(a)图:两稳压管串联,总稳压值为14V,以是U0=14V; (b)图:两稳压管并联,输出电压按小值计,因而U0=6V; (c)图:两稳压管反向串联,U0=8.7V; (d)图:两稳压管反向并联,可能为DZ1截止欠亨,则U0=0.7V。 6、半导体二极管由一个PN组织成,三极管则由两个PN组织成,那么,能否将两个二极管背靠背地联贯正在沿途组成一个三极管?如不行,说说为什么? 答:将两个二极管背靠背地联贯正在沿途是不行组成一个三极管的。由于,两个背靠背的二极管,其基区太厚,不切合组成三极管基区很薄的内部前提,假使是发射区向基区发射电子,到基区后也城市被基区中大方的空穴复合掉,根蒂不或许有载流子接连向集电区扩散,以是如许的“三极管”是不会有电放逐大效力的。 图1-30 图1-30 答:集电极和发射极对换利用,三极管不会损坏,然则其电放逐大倍数大大低落。由于集电极和发射极的杂技浓度区别很大,且结面积也分歧。 五、估量剖判题:(共17分) 1、图1-31所示三极管的输出性格弧线,试指出各区域名称并依照所给出的参数举办剖判估量。(8分) (1)UCE=3V,IB=60μA,IC=? (2)IC=4mA,UCE=4V,ICB=? (3)UCE=3V,IB由40~60μA时,β=? IC IC (mA) UCE (V) 5 4 3 2 1 100μA 80μA 60μA 40μA 20μA IB=0 图1-31 0 1 2 3 4 5 6 7 8 A B C (1)视察图6-25,对应IB=60μA、UCE=3V处,集电极电流IC约为3.5mA; (2)视察图6-25,对应IC=4mA、UCE=4V处,IB约小于80μA和大于70μA; (3)对应ΔIB=20μA、UCE=3V处,ΔIC≈1mA,以是β≈1000/20≈50。 2、已知NPN型三极管的输入—输出性格弧线V,IC=? (2)IB=50μA,UCE=5V,IC=? 图1-32IC (mA)UCE (V)10864 图1-32 IC (mA) UCE (V) 10 8 6 4 2 100μA 80μA 60μA 40μA 20μA IB=0 0 1 2 3 4 5 6 7 8 (b)输出性格弧线 (a)输入性格弧线.5 0.7 0.9 解:(1)由(a)弧线μA,由(b)弧线)由(b)弧线)由输入性格弧线μA,由输出性格弧线分,120分钟) 一、填空题:(每空0.5分,共21分) 1、根基放大电途的三种组态不同是: 共发射极 放大电途、 共集电极 放大电途和 共基极 放大电途。 2、放大电途应遵照的根基规矩是: 发射 结正偏; 集电 结反偏。 3、将放大器 输出信号 的一共或个别通过某种式样回送到输入端,这个别信号叫做 反应 信号。使放大器净输入信号减小,放大倍数也减小的反应,称为 负 反应;使放大器净输入信号推广,放大倍数也推广的反应,称为 正 反应。放大电途中常用的负反应类型有 电压串联 负反应、 电流串联 负反应、 电压并联 负反应和 电流并联 负反应。 4、射极输出用具有 电压增益 恒小于1、迫近于1, 输入信号 和 输出信号 同相,并具有 输入电阻 高和 输出电阻 低的特质。 5、共射放大电途的静态作事点扶植较低,变成截止失真,其输出波形为 上 削顶。若采用分压式偏置电途,通过 反应症结 调治 符合的基极电位 ,可抵达改革输出波形的主意。 6、对放大电途来说,人们老是心愿电途的输入电阻 越大 越好,由于这可能减轻信号源的负荷。人们又心愿放大电途的输出电阻 越小 越好,由于这可能加强放大电途的全部负载本事。 7、反应电阻RE的数值平常为 几十至几千欧 ,它不单可以对直流信号出现 负反应 效力,同样可对换换信号出现 负反应 效力,从而变成电压增益降低过众。为了不使调换信号衰弱,平常正在RE的两头 并联一个约为几十微法的较大射极旁途电容CE 。 8、放大电途有两种作事状况,当ui=0时电途的状况称为 静 态,有调换信号ui输入时,放大电途的作事状况称为 动 态。正在 动 态景况下,晶体管各极电压、电流均包蕴 直流 分量和 调换 分量。放大器的输入电阻越 大 ,就越能曩昔级信号源得回较大的电信号;输出电阻越 小 ,放大器带负载本事就越强。 9、电压放大器中的三极管平常作事正在 放大 状况下,功率放大器中的三极管平常作事正在 极限 参数景况下。功放电途不光请求有足够大的 输出电压 ,并且请求电途中还要有足够大的 输出电流 ,以获取足够大的功率。 10、晶体管因为正在恒久作事历程中,受外界 温度 及电网电压担心谧的影响,假使输入信号为零时,放大电途输出端仍有舒缓的信号输出,这种局面叫做 零点 漂移。治服 零点 漂移的最有用常用电途是 差动 放大电途。 二、决断下列说法的准确与舛误:(每小题1分,共19分) 1、放大电途中的输入信号和输出信号的波形老是反闭联系。 (错) 2、放大电途中的整个电容器,起的效力均为通交隔直。 (对) 3、射极输出器的电压放大倍数等于1,因而它正在放大电途中效力不大。 (错) 4、分压式偏置共发射极放大电途是一种可以安谧静态作事点的放大器。 (对) 5、扶植静态作事点的主意是让调换信号叠加正在直流量上一共通过放大器。 (对) 6、晶体管的电放逐大倍数平常等于放大电途的电压放大倍数。 (错) 7、微变等效电途不行举办静态剖判,也不行用于功放电途剖判。 (对) 8、共集电极放大电途的输入信号与输出信号,相位差为180°的反闭联系。(错) 9、微变等效电途中不单有调换量,也存正在直流量。 (错) 10、根基放大电途平常都存正在零点漂移局面。 (对) 11、日常放大电途中存正在的失真均为交越失线、差动放大电途可以有用地欺压零漂,因而具有很高的共模欺压比。 (对) 13、放大电途平常作事正在小信号状况下,功放电途平常作事正在极限状况下。 (对) 14、输出端调换短途后仍有反应信号存正在,可断定为电流负反应。 (对) 15、共射放大电途输出波形展示上削波,讲明电途展示了饱和失线、放大电途的集电极电流进步极限值ICM,就会变成管子烧损。 (错) 17、共模信号和差模信号都是电途传输和放大的有效信号。 (错) 18、采用相宜的静态肇端电压,可抵达排挤功放电途中交越失线、射极输出器是模范的电压串联负反应放大电途。 (对) 三、拔取题:(每小题2分,共20分) 1、根基放大电途中,经历晶体管的信号有(C)。 A、直流因素; B、调换因素; C、交直流因素均有。 2、根基放大电途中的苛重放大对象是(B)。 A、直流信号; B、调换信号; C、交直流信号均有。 3、分压式偏置的共发射极放大电途中,若VB点电位过高,电途易展示(B)。 A、截止失真; B、饱和失真; C、晶体管被烧损。 4、共发射极放大电途的反应元件是(B)。 A、电阻RB; B、电阻RE; C、电阻RC。 5、功放最初切磋的题目是(A)。 A、管子的作事功效; B、不失真题目; C、管子的极限参数。 6、电压放大电途最初须要切磋的工夫目标是(A)。 A、放大电途的电压增益; B、不失真题目; C、管子的作事功效。 7、射极输出器的输出电阻小,讲明该电途的(A) A、带负载本事强; B、带负载本事差; C、减轻前级或信号源负荷。 8、功放电途易展示的失真局面是(C)。 A、饱和失真; B、截止失线、基极电流iB的数值较大时,易惹起静态作事点Q迫近(B)。 A、截止区; B、饱和区; C、死区。 10、射极输出器是模范的(C)。 A、电流串联负反应; B、电压并联负反应; C、电压串联负反应。 四、简答题:(共23分) 1、共发射极放大器中集电极电阻RC起的效力是什么?(3分) 答:RC起的效力是把晶体管的电放逐大转换成放大器的电压放大。 2、放大电途中为何设立静态作事点?静态作事点的高、低对电途有何影响?(4分) 答:设立静态作事点的主意是使放大信号能一共通过放大器。Q点过高易使传输信号个别进入饱和区;Q点过低易使传输信号个别进入截止区,其结果都是信号发作失线所示各放大电途能否平常作事,如不行,请校正并加以讲明。(8分) 图2-22 检测题2-4-3电途图RB2RCC1C2 图2-22 检测题2-4-3 RB2 RC C1 C2 T -VCC + + (c) RB2 RC C1 C2 T +VCC + + (d) RB1 RB1 RE CE RB2 RC C1 C2 T +VCC + + (a) RB2 RB1 C1 C2 +VCC + + (b) (b)图短缺集电极电阻RC,无法起电压放大效力,同时少RE、CE负反应症结; (c)图中C1、C2的极性反了,不行平常隔直通交,并且也短缺RE、CE负反应症结; (d)图的管子是PNP型,而电途则是按NPN型管子扶植的,以是,只消把管子更调成NPN型管子即可。 4、说一说零点漂移局面是怎样变成的?哪一种电途可以有用地欺压零漂?(4分) 答:直接耦合的众级放大电途,当输入信号为零时,输出信号电压并不为零的局面称为零点漂移。晶体管参数受温度的影响是出现零漂的根蒂和直接由来。采用差动放大电途可能有用地处分零漂题目。 5、为削除交越失真,平常要给功放管加上相宜的正向偏置电压,使基极存正在的细微的正向偏流,让功放管处于微导通状况,从而排挤交越失真。那么,这一正向偏置电压是否越大越好呢?为什么?(4分) 答:这一正向电压较小,仅使两个管子都作事正在微导通状况即可。由于,交越失真正际上是两个功放管都存正在正向死区电压变成的,排挤交越失真,实质上便是处分死区电压的题目。假若这一正向偏置电压大于死区电压较众,势必变成两个功放管不行平常作事。 五、估量题:(共17分) +25VRCRB1C1C2++uiu0图2-23 检测题2-5-1电途图RB2RECE1、如图 +25V RC RB1 C1 C2 + + ui u0 图2-23 检测题2-5-1 RB2 RE CE 解:静态作事点为: 2、画出图2-23所示电途的微变等效电途,并对电途进举止态剖判。请求解出电途的电压放大倍数Au,电途的输入电阻ri及输出电阻r0。(9分) 解:图2-23的微变等效电途如下图所示。 uiR ui RB1 RB2 ii ib u0 βib rbe RC ri=RB1// RB2// rbe=40000//10000//943≈843Ω r0=RC=3.3KΩ 第3章 检测题 (共100分,120分钟) 一、填空题(每空0.5分,共20分) 1、若要集成运放作事正在线性区,则必需正在电途中引入 深度负 反应;若要集成运放作事正在非线性区,则必需正在电途中引入 正 反应或者正在 开环作事 状况下。集成运放作事正在线性区的特质是输入电流 等于零和 输出电阻 等于零;作事正在非线性区的特质:一是输出电压只具有 两种 状况和净输入电流等于 零 ;正在运算放大器电途中,集成运放作事正在 线性 区,电压斗劲器作事正在 非线、集成运算放大用具有 同相 和 反相 两个输入端,相应的输入式样有 同相 输入、 反相 输入和 双端 输入三种。 3、理念运算放大器作事正在线性区时有两个紧要特质:一是差模输入电压 相称 ,称为 虚短 ;二是输入电流 等于零 ,称为 虚断 。 4、理念集成运放的Au0= ∞ ,ri= ∞ ,ro= 0 ,KCMR= ∞ 。 5、 反相 比例运算电途中反相输入端为虚地, 同相 比例运算电途中的两个输入端电位等于输入电压。 同相 比例运算电途的输入电阻大, 反相 比例运算电途的输入电阻小。 6、 同相 比例运算电途的输入电流等于零, 反相 比例运算电途的输入电流等于流过反应电阻中的电流。 同相 比例运算电途的比例系数大于1,而 反相 比例运算电途的比例系数小于零。 7、 同相输入 运算电途可杀青Au>1的放大器, 反相输入 运算电途可杀青Au<0的放大器, 微分 运算电途可将三角波电压转换成方波电压。 8、 滞回 电压斗劲器的基准电压UR=0时,输入电压每经历一次零值,输出电压就要出现一次 跃变 ,这时的斗劲器称为 过零 斗劲器。 9、集成运放的非线性使用常睹的有 单门限斗劲器 、 滞回斗劲器 和 方波 发作器。 10、 滞回 斗劲器的电压传输历程中具有回差性格。 二、决断下列说法的准确与舛误:(每小题1分,共10分) 1、电压斗劲器的输出电压只要两种数值。 (对) 2、集成运放利用时不接负反应,电途中的电压增益称为开环电压增益。 (错) 3、“虚短”便是两点并不真正短接,但具有相称的电位。 (对) 4、“虚地”是指该点与“地”点衔接后,具有“地”点的电位。 (错) 5、集成运放不单能惩罚调换信号,也能惩罚直流信号。 (对) 6、集成运放正在开环状况下,输入与输出之间存正在线、同相输入和反相输入的运放电途都存正在“虚地”局面。 (错) 8、理念运放组成的线性使用电途,电压增益与运放自己的参数无闭。 (错) 9、种种斗劲器的输出只要两种状况。 (对) 10、微分运算电途中的电容器接正在电途的反相输入端。 (对) 三、拔取题:(每小题2分,共20分) 1、理念运放的开环放大倍数Au0为(A),输入电阻为(A),输出电阻为(B)。 A、∞; B、0; C、未必。 2、邦产集成运放有三种紧闭式样,目前邦内使用最众的是(C)。 A、扁平式; B、圆壳式; C、双列直插式。 3、由运放构成的电途中,作事正在非线性状况的电途是(C)。 A、反相放大器; B、差分放大器; C、电压斗劲器。 4、理念运放的两个紧要结论是(B)。 A、虚短与虚地; B、虚断与虚短; C、断途与短途。 5、集成运放平常分为两个作事区,它们不同是(B)。 A、正反应与负反应; B、线性与非线性; C、虚断和虚短。 6、(B)输入比例运算电途的反相输入端为虚处所。 A、同相; B、反相; C、双端。 7、集成运放的线性使用存正在(C)局面,非线性使用存正在(B)局面。 A、虚地; B、虚断; C、虚断和虚短。 8、种种电压斗劲器的输出状况只要(B)。 A、一种; B、两种; C、三种。 9、根基积分电途中的电容器接正在电途的(C)。 A、反相输入端; B、同相输入端; C、反相端与输出端之间。 10、剖判集成运放的非线性使用电途时,不行利用的观点是(B)。4118cc云顶集团 A、虚地; B、虚短; C、虚断。 四、题目:(共20分) 1、集成运放平常由哪几个别构成?各个别的效力怎样?(4分) 答:集成运放平常由输入级、输出级和中央级及偏置电途构成。输入级平常采用差动放大电途,以使运放具有较高的输入电阻及很强的欺压零漂的本事,输入级也是定夺运放职能瑕瑜的环节症结;中央级为得回运放的高开环电压放大倍数(103~107),平常采用众级共发射极直接耦合放大电途;输出级为了具有较低的输出电阻和较强的带负载本事,并能供应足够大的输出电压和输出电流,常采用互补对称的射极输出器构成;为了向上述三个症结供应符合而又安谧的偏置电流,平常由种种晶体管恒流源电途组成偏置电途知足此请求。 2、何谓“虚地”?何谓“虚短”?正在什么输入式样下才有“虚地”?若把“虚地”真正接“地”,集成运放能否平常作事?(4分) 答:电途中某点并未真正接“地”,但电位与“地”点一样,称为“虚地”;电途中两点电位一样,并没有真正用短接线相连,称为“虚短”,若把“虚地”真正接“地”,如反比拟例运放,把反相端也接地时,就不会有ii=if建立,反比拟例运算电途也就无法平常作事。 3、集成运放的理念化前提苛重有哪些?(3分) 答:集成运放的理念化前提有四条:①开环差模电压放大倍数AU0=∞;②差模输入电阻rid=∞;③开环输出电阻r0=0;④共模欺压比KCMR=∞。 4、正在输入电压从足够低逐步增大到足够高的历程中,单门限电压斗劲器和滞回斗劲器的输出电压各改变几次?(3分) 答:正在输入电压从足够低逐步增大至足够高的历程中,单门限电压斗劲器和滞回斗劲器的输出电压均只跃变一次。 5、集成运放的反相输入端为虚地时,同相端所接的电阻起什么效力?(3分) 答:同相端所接电阻起均衡效力。 1MΩ 1MΩ ∞ U0 10V + + - 图3-17 检测题5.2电途图 Rx V 答:调零是为了欺压零漂,使运算更确凿。 五、估量题:(共30分) 1、图3-17所示电途为使用集成运放构成的衡量电阻的道理电途,试写出被测电阻Rx与电压外电压U0的相闭。(10分) 解:从电途图来看,此电途为一反比拟例运算电途,因而: 2、图3-18所示电途中,已知R1=2K,Rf=5K,R2=2K,R3=18K,Ui图3-18=1V,求输出电压Uo。(10分) 图3-18 解:此电途为同相输入电途。 3、图3-19所示电途中,已知电阻Rf =5R1,输入电压Ui=5mV,求输出电压U0。(10分) 图3-19解:U01=Ui=5mV= U 图3-19 第4章 检测题 (共80分,100分钟) 一、填空题(每空0.5分,共25分) 1、正在时光上和数值上均作毗连改变的电信号称为 模仿 信号;正在时光上和数值上离散的信号叫做 数字 信号。 2、正在正逻辑的商定下,“1”显示 高 电平,“0”显示 低 3、数字电途中,输入信号和输出信号之间的相闭是 逻辑 相闭,以是数字电途也称为 逻辑 电途。正在 逻辑 相闭中,最根基的相闭是 与逻辑 、 或逻辑 和 非逻辑 。 4、用来显示种种计数制数码个数的数称为 基数 ,统一数码正在分歧数位所代外的 位权 分歧。十进制计数列位的 基 是10, 位权 是10的幂。 5、 8421 BCD码和 2421 码是有权码; 余3 码和 6、 进位制 是显示数值巨细的种种办法的统称。平常都是根据进位式样来杀青计数的,简称为 数 制。轻易进制数转换为十进制数时,均采用 按位权开展乞降 的办法。 7、十进制整数转换成二进制时采用 除2取余 法;十进制小数转换成二进制时采用 乘2取整 法。 8、十进制数转换为八进制和十六进制时,应先转换成 二进 制,然后再依照转换的 二进制 数,根据 三位 一组转换成八进制;按 四位 一组转换成十六进制。 9、8421BCD码是最常用也是最简略的一种BCD代码,列位的权循序为 8 、 4 、 2 、 1 。8421BCD码的明显特质是它与 二进制 数码的4位等值 0~9 一律一样。 10、 原码 、 反码 和 补码 是把符号位和数值位沿途编码的显示办法,是估量机中数的显示办法。正在估量机中,数据常以 补码 的式样举办存储。 11、逻辑代数的根基定律有 分派 律、 勾结 律、 相易 律、 反演 律和 非非 律。 12、最简与或外达式是指正在外达式中 或项 起码,且 与项 也起码。 13、卡诺图是将代外 最小项 的小方格按 相邻 规矩布列而组成的方块图。卡诺图的绘图原则:轻易两个几何地方相邻的 最小项 之间,只批准 一位变量 的取值分歧。 14、正在化简的历程中,管制项可能依照须要看作 “1” 或 “0” 二、决断正误题(每小题1分,共8分) 1、输入全为低电平“0”,输出也为“0”时,必为“与”逻辑相闭。 (错) 2、或逻辑相闭是“有0出0,睹1出1”。 (错 3、8421BCD码、2421BCD码和余3码都属于有权码。 (错) 4、二进制计数中列位的基是2,分歧数位的权是2的幂。 (对) 5、格雷码相邻两个代码之间起码有一位分歧。 (错) 6、是逻辑代数的非非定律。4118cc云顶集团 (错) 7、卡诺图中为1的方格均显示一个逻辑函数的最小项。 (对) 8、原码转换成补码的原则便是列位取反、末位再加1。 (对) 三、拔取题(每小题2分,共12分) 1、逻辑函数中的逻辑“与”和它对应的逻辑代数运算相闭为( B )。 A、逻辑加 B、逻辑乘 C、逻辑非 2.、十进制数100对应的二进制数为( C )。 A、1011110 B、1100010 C、 3、和逻辑式显示分歧逻辑相闭的逻辑式是( B )。 A、 B、 C、 D、 4、数字电途中呆板识别和常用的数制是( A )。 A、二进制 B、八进制 C、十进制 D、十六进制 5、[+56]的补码是( D )。 A B C D 6、所谓呆板码是指( B )。 A、估量机内采用的十六进制码 B、符号位数码化了的二进制数码 C、带有正负号的二进制数码 D、八进制数 四、简述题(每小题3分,共12分) 1、数字信号和模仿信号的最大区别是什么?数字电途和模仿电途中,哪一种抗骚扰本事较强? 答:数字信号是离散的,模仿信号是毗连的,这是它们的最大区别。它们之中,数字电途的抗骚扰本事较强。 2、何谓数制?何谓码制?正在咱们所先容领域内,哪些属于有权码?哪些属于无权码? 答:数制是指计数的进制,如二进制码、十进制码和十六进制码等等;码制是指分歧的编码式样,如种种BCD码、轮回码等。正在本书先容的领域内,8421BCD码和2421BCD码属于有权码;余3码和格雷码属于无权码。 3、试述补码转换为原码应遵照的规矩及转换程序。 答:平常根据求负数补码的逆历程,数值个别应是最低位减1,然后取反。然则对二进制数来说,先减1后取反和先取反后加1取得的结果是雷同的,因而也可能采用取反加1 的办法求其补码的原码。 4、试述卡诺图化简逻辑函数的规矩和程序。 答:用卡诺图化简时,兼并的小方格应构成正方形或长方形,同时知足相邻规矩。欺骗卡诺图化简逻辑函数式的程序如下: ①依照变量的数目,画出相应方格数的卡诺图; ②依照逻辑函数式,把整个为“1”的项画入卡诺图中; ③用卡诺圈把相邻最小项举办兼并,兼并时就遵守卡诺圈最大化规矩; ④依照所圈的卡诺圈,排挤圈内一共互非的变量,每一个圈举动一个“与”项,将各“与”项相或,即为化简后的最简与或外达式。 五、估量题(共43分) 1、用代数法化简下列逻辑函数(12分) ①= ②= ③= ④= 2、用卡诺图化简下列逻辑函数(12分) ① = ②= ③= ④= 3、已毕下列数制之间的转换(8分) ①(365)10=(101101101)2=(555)8=(16D)16 ②(11101.1)2=(29.5)10=(35.4)8=(1D.8)16 ③(57.625)10=(71.5)8=(39.A)16 4、已毕下列数制与码制之间的转换(5分) ①(47)10=余3码=8421码 ②(3D)16=格雷码 5、写出下列真值的原码、反码和补码(6分) ①[+36]=[0 0100100B]原=[0 1011011B ]反=[0 1011100B]补 ②[-49]=[1 0110001B]原=[1 1001110B]反=[1 1001111B]补 第5章 检测题(共100分,120分钟) 一、填空题(每空0.5分,共25分) 1、具有根基逻辑相闭的电途称为 门电途 ,此中最根基的有 与门 、 或门 和非门。 2、具有“相异出1,一样出0”效用的逻辑门是 异或 门,它的反是 同或 门 3、数字集成门电途按 开闭 元件的分歧可分为TTL和CMOS两大类。此中TTL集成电途是 双极 型,CMOS集成电途是 单极 型。集成电途芯片中74LS系列芯片属于 双极 型集成电途,CC40系列芯片属于 单极 型集成电途。 4、效用为“有0出1、全1出0”的门电途是 或非 门;具有“ 有1出1,全0出0 ”效用的门电途是或门;实质中集成的 5、日常的TTL与非门具有 图腾 组织,输出只要 高电平“1” 和 低电平“0” 两种状况;经历改制后的三态门除了具有 “1” 态和 “0” 态,再有第三种状况 高阻 态。 6、利用三态门可能杀青总线组织;利用 OC 门可杀青“线、平常TTL集成电途和CMOS集成电途比拟, TTL 集成门的带负载本事强, CMOS 集成门的抗骚扰本事强; CMOS 集成门电途的输入端平常不行能悬空。 8、一个 PMOS 管和一个 NMOS 管并联时可组成一个传输门,此中两管源极衔接举动 输入 端,两管漏极相连举动 输出 端,两管的栅极举动 驾御 端。 9、具有图腾组织的TTL集成电途,统一芯片上的输出端,不批准 并 联利用;统一芯片上的CMOS集成电途,输出端可能 并 联利用,但分歧芯片上的CMOS集成电途上的输出端是不批准 并 联利用的。 10、TTL门输入端口为 “与” 逻辑相闭时,众余的输入端可 悬空 惩罚;TTL门输入端口为 “或” 逻辑相闭时,众余的输入端应接 低 电平;CMOS门输入端口为“与”逻辑相闭时,众余的输入端应接 高 电平,具有“或”逻辑端口的CMOS门众余的输入端应接 低 电平;即CMOS门的输入端不批准 悬空 。 11、能将某种特定音信转换成呆板识其它 二进 制数码的 组合 逻辑电途,称之为 编码 器;能将呆板识其它 二进 制数码转换成人们熟谙的十进 制或某种特定音信的 逻辑电途,称为 译码 器;74LS85是常用的 集成 逻辑电途 数值斗劲 器。 12、正在众途数据选送历程中,可以依照须要将此中轻易一起挑选出来的电途,称之为 数据拔取 器,也叫做 众途 开闭。 二、决断正误题(每小题1分,共10分) 1、组合逻辑电途的输出只取决于输入信号的现态。 (对) 2、3线线译码器电途是三—八进制译码器。 (错) 3、已知逻辑效用,求解逻辑外达式的历程称为逻辑电途的策画。 (错) 4、编码电途的输入量必然是人们熟谙的十进制数。 (错) 5、74LS138集成芯片可能杀青轻易变量的逻辑函数。 (错) 6、组合逻辑电途中的每一个门实质上都是一个存储单位。 (错) 7、74系列集成芯片是双极型的,CC40系列集成芯片是单极型的。 (对) 8、无闭最小项对最终的逻辑结果无影响,因而可轻易视为0或1。 (对) 9、三态门可能杀青“线、共阴极组织的显示器须要低电平驱动材干显示。 (错) 三、拔取题(每小题2分,共20分) 1、具有“有1出0、全0出1”效用的逻辑门是( B A、与非门 B、或非门 C、异或门 D、同或门 2、下列各型号中属于优先编译码器是( C )。 A、74LS85 B、74LS138 C、74LS14 3、七段数码显示管TS547是( B )。 A、共阳极LED管 B、共阴极LED管 C、极阳极LCD管 D、共阴极LCD管 4、八输入端的编码器按二进制数编码时,输出端的个数是( B )。 A、2个 B、3个 C、4个 D、8个 5、四输入的译码器,其输出端最众为( D )。 A、4个 B、8个 C、10个 D、16个 6、当74LS148的输入端按依次输,输出为( B )。 A、101 B、010 C、001 7、一个两输入端的门电途,当输入为1和0时,输出不是1的门是( D )。 A、与非门 B、或门 C、或非门 D、异或门 8、众余输入端可能悬空利用的门是( B )。 A、与门 B、TTL与非门 C、CMOS与非门 D、或非门 9、译码器的输出量是( A )。 A、二进制 B、八进制 C、十进制 D、十六进制 10、编码器的输入量是( C )。 A、二进制 B、八进制 C、十进制 D、十六进制 四、简述题(每小题3分,共15分) 1、何谓逻辑门?何谓组合逻辑电途?组合逻辑电途的特质? 答:数字电途中的门电途,其输入和输出之间的相闭属于逻辑相闭,因而常称为逻辑门。若逻辑电途的输出仅取决于输入的现态,则称为组合逻辑电途,此中输出仅取决于输入的现态便是组合逻辑电途的明显特质。 2、剖判组合逻辑电途的主意是什么?简述剖判程序。 答:剖判组合逻辑电途的主意是寻找已知组合逻辑电途的效用,剖判的程序为四步:①依照已知逻辑电途图用逐级递推法写出对应的逻辑函数外达式;②用公式法或卡诺图法对的写出的逻辑函数式举办化简,取得最简逻辑外达式;③依照最简逻辑外达式,列出相应的逻辑电途真值外;④依照真值外寻找电途可杀青的逻辑效用并加以讲明,以阐明电途的效力。 3、何谓编码?二进制编码和二—十进制编码有何分歧? 答:编码便是把人们熟谙的特定音信编成呆板识其它二进制代码的历程。二—十进制编码是每四位二进制数对应一个十进制数,此中具有无效码;而二进制编码中不存正在无效码。 4、何谓译码?译码器的输入量和输出量正在进制上有何分歧? 答:译码是编码的逆历程,便是把呆板识其它二进制代码还原成人们识其它特定音信或十进制。译码器的输入量是二进制代码;输出量则为十进制。 5、TTL门电途中,哪个有用地处分了“线与”题目?哪个可能杀青“总线”组织? 答:TTL门电途中,OC门有用地处分了“线与”题目,三态门可能杀青“总线”组织。 五、剖判题(共20分) 1、依照外5-11所示实质,剖判其效用,并画出其最简逻辑电途图。(8分) 外5-11 组合逻辑电途真值外 输 入 输 出 A B C F 0 0 0 1 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 解: uAtuBt图5-332、图5-33所示是uA、 uA t uB t 图5-33 与门异或门或非门与非门①与门 与门 异或门 或非门 与非门 ②与非门 ③或非门 ④异或门 解:对应输入波形,可画出各门的输出 波形如右图红笔所示。 2、写出图5-34所示逻辑电途的逻辑函数外达式。(8分) & & ≥1 =1 A F B C D (a) ≥1 ≥1 & A F B C 1 (b) 图5-34 5.5.2逻辑电途图 &≥1=1A & ≥1 =1 A F B C D (a) ≥1 ≥1 & A F B C 1 (b) 图9-43 9.5.2逻辑电途图 (b)图逻辑函数外达式: 六、策画题(共10分) 1、画出杀青逻辑函数的逻辑电途。(5分) 策画:本题逻辑函数式可化为最简式为,逻辑电途为: & & F ≥1 A B C 2、策画一个三变量的判偶逻辑电途。(5分) 策画:本题逻辑函数式的最简式为,逻辑电途为: A A B C 1 1 1 & & & F ≥1 *使用本事锻炼附加题:用与非门策画一个组合逻辑电途,已毕如下效用:只要当三个裁判(搜罗裁判长)或裁判长和一个裁判以为杠铃已举起并切合准则时,按下按键,使灯亮(或铃响),显示此次举重胜利,不然,显示举重障碍。 解:附加题显明是一个三变量的众半外决电途。此中三个裁判为输入变量,按键为输出变量。日常裁判协议为1分,裁判长A协议为2分,满3分时F为1,协议举重胜利;亏损3分F为0,显示举重障碍。 真值外为: A B C F 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 1 1 1 0 1 1 1 1 1 相应逻辑外达式为: F F A B C & & & 第6章 检测题 (共100分,120分钟) 一、填空题:(每空0.5分,共20分) 1、两个与非门组成的根基RS触发器的效用有 清零 、 置1 和 保留 。电途中不批准两个输入端同时为 为低电平 ,不然将展示逻辑芜杂。 2、平常把一个CP脉冲惹起触发器众次翻转的局面称为 空翻 ,有这种局面的触发器是 钟控RS 触发器,此类触发器的作事属于 电平 触发式样。 3、为有用地欺压“空翻”,人们研制出了 边沿 触发式样的 主从型JK 触发器和 撑持堵塞D 触发器。 4、JK触发用具有 置0 、 置1 、 保留 和 翻转 四种效用。欲使JK触发器杀青的效用,则输入端J应接 1 ,K应接 1 。 5、D触发器的输入端子有 1 个,具有 置0 和 置1 的效用。 6、触发器的逻辑效用平常可用 效用真值外 、 逻辑函数式 、 状况转换图 和 时序波形图 等众种办法举办描画。 7、组合逻辑电途的根基单位是 门电途 ,时序逻辑电途的根基单位是 触发器 。 8、JK触发器的次态方程为 ;D触发器的次态方程为 。 9、触发器有两个互非的输出端Q和,平常划定Q=1,=0时为触发器的 “1” 状况;Q=0,=1时为触发器的 “0” 状况。 10、两个与非门构成的根基RS触发器,正在平常作事时,不批准 0 ,其特点方程为 ,管制前提为 。 11、钟控的RS触发器,正在平常作事时,不批准输入端R=S= 1 ,其特点方程为 ,管制前提为 SR=0 。 12、把JK触发器 的两个输入端连正在沿途 就组成了T触发器,T触发用具有的逻辑效用是 保留 和 翻转 。 13、让 T 触发器恒输入“1”就组成了T触发器,这种触发器仅具有 翻转 二、正误识别题(每小题1分,共10分) 1、仅具有保留和翻转效用的触发器是RS触发器。 (错) 2、根基的RS触发用具有“空翻”局面。 (错) 3、钟控的RS触发器的管制前提是:R+S=0。 (错) 4、JK触发器的特点方程是:。 (错) 5、D触发器的输出老是跟从其输入的改变而改变。 (对) 6、CP=0时,因为JK触发器的扶引门被封闭而触发器状况稳固。 (错) 7、主从型JK触发器的从触发器开启功夫正在CP降低沿到来时。 (对) 8、触发器和逻辑门雷同,输出取决于输入现态。 (错) 9、撑持堵塞D触发器状况改变正在CP降低沿到来时。 (错) 10、凡采用电位触发式样的触发器,都存正在“空翻”局面。 (错) 三、拔取题(每小题2分,共20分) 1、仅具有置“0”和置“1”效用的触发器是( C A、根基RS触发器 B、钟控RS触发器 C、D触发器 D、JK触发器 2、由与非门构成的根基RS触发器不批准输入的变量组合为( A )。 A、00 B、01 C、10 D 3、钟控RS触发器的特点方程是( D )。 A、 B、 C、 D、 4、仅具有保留和翻转效用的触发器是( B )。 A、JK触发器 B、T触发器 C、D触发器 D、Tˊ触发器 5、触发器由门电途组成,但它分歧门电途效用,苛重特质是( C ) A、具有翻转效用 B、具有保留效用 C、具有追忆效用 6、TTL集成触发器直接置0端和直接置1正直在触发器平常作事时应( C ) A、=1,=0 B、=0,=1 C、保留高电平“1” D、保留低电平“ 7、按触发器触发式样的分歧,双稳态触发器可分为( C ) A、高电平触发和低电平触发 B、上升沿触发和降低沿触发 C、电平触发或边沿触发 D、输入触发或时钟触发 8、按逻辑效用的分歧,双稳态触发器可分为( A )。 A、RS、JK、D、T等 B、主从型和撑持堵塞型 C、TTL型和MOS型 D、上述均搜罗 9、为避免“空翻”局面,应采用( B )式样的触发器。 A、主从触发 B、边沿触发 C、电平触发 10、为防御“空翻”,应采用( C )组织的触发器。 A、TTL B、MOS C、主从或撑持堵塞 四、简述题(每小题3分,共15分) 1、时序逻辑电途的根基单位是什么?组合逻辑电途的根基单位又是什么? 答:时序逻辑电途的根基单位是触发器,组合逻辑电途的根基单位是门电途。 2、何谓“空翻”局面?欺压“空翻”可采纳什么方法? 答:所谓“空翻”,是指触发器正在一个CP脉冲为1时候输出状况发作众次改变的局面。欺压“空翻”的最有用办法便是选用边沿触发式样的触发器。 3、触发器有哪几种常睹的电途组织式样?它们各有什么样的举措特质? 答:触发器常睹的电途组织式样有两个与非门或两个或非门组成的根基RS触发器、由根基RS触发器和扶引门组成的钟控RS触发器、主从型JK触发器以及庇护堵塞D触发器等。根基RS触发器的输出跟着输入的改变而改变,电平触发;钟控RS触发器是正在CP=1时候输出随输入的改变而改变;主从型JK触发器正在时钟脉冲降低沿到来时触发;撑持堵塞D触发器是正在时钟脉冲上升沿到来功夫触发。 4、试不同写出钟控RS触发器、JK触发器和D触发器的特点方程。 答:钟控RS触发器的特点方程:,SR=0(管制前提); JK触发器的特点方程:; D触发器的特点方程:Q n +1= D n。 5、你能否推出由两个或非门构成的根基RS触发器的效用?写出其真值外。 或非门组成的根基RS触发器≥ 或非门组成的根基RS触发器 ≥1 门1 R S ≥1 门2 效用真值外也与钟控RS触发器一律一样。 五、剖判题(共35分) 1、已知TTL主从型JK触发器的输入驾御端J和K及CP脉冲波形如图6-18所示,试依照它们的波形画出相应输出端Q的波形。(8分) CP CP J K 图6-18 检测题6.5.1波形图 Q 1D C1QACP(a)1D C1 1D C1 Q A CP (a) 1D C1 Q CP (b) 1D C1 Q CP (c) 1J C1 1K Q 1 CP (d) 图6-19检测题6.5.2逻辑图 1J C1 1K Q CP (e) 1J C1 1K Q CP (f) 解:(a)图: (b)图: (c)图: (d)图: (e)图: (f)图: 图6-20 检测题6.5.3逻辑图1D C1QCPQ01D 图6-20 检测题6.5.3逻辑图 1D C1 Q CP Q0 1D C1 Q Q1 解:Q0n+1=,Q1n+1=,设触发器初态为00,列位触发器正在CP上升沿触发。 显明正在每一个CP脉冲上升沿到来时,触发器Q0状况就翻转一次,而触发器Q1的状况翻转发作正在Q0由0到1功夫。图略。 第7章 检测题 (共100分,120分钟) 一、填空题:(每空0.5分,共33分) 1、时序逻辑电途按列位触发器接纳 时钟脉冲驾御 信号的分歧,可分为 同 步时序逻辑电途和 异 步时序逻辑电途两大类。正在 异 步时序逻辑电途中,列位触发器无联合的 时钟脉冲驾御 信号,输出状况的改变平常不是 同偶尔刻 发作的。 2、依照已知的 逻辑电途 ,寻找电途的 输入 和其现态及 输出 之间的相闭,最终总结出电途逻辑 效用 的一系列程序,称为时序逻辑电途的 剖判 。 3、当时序逻辑电途的触发器位数为n,电途状况按 二进制 数的自然态序轮回,阅历的独立状况为2n个,这时,咱们称此类电途为 二进制 计数器。 二进制 计数器除了按 同步 、 异步 分类外,按计数的 加减 纪律还可分为 加 计数器、 减 计数器和 可逆 计数器。 4、正在 十进制 计数器中,要显示一位十进制数时,起码要用 四 位触发器材干杀青。十进制计数电途中最常采用的是 8421 BCD代码来显示一位十进制数。 5、时序逻辑电途中仅有存储追忆电途而没有逻辑门电途时,组成的电途类型平常称为 莫尔 型时序逻辑电途;假若电途中不单除了有存储追忆电途的输入端子,再有逻辑门电途的输入时,组成的电途类型称为 米莱 型时序逻辑电途。 6、剖判时序逻辑电途时,最初要依照已知逻辑的电途图不同写出相应的 驱动 方程、 输出 方程和 次态 方程,若所剖判电途属于 异 步时序逻辑电途,则还要写出列位触发器的 时钟脉冲 方程。 7、时序逻辑电途中某计数器中的 无效 码,若正在开机时展示,无须人工或其它兴办的干扰,计数器可以很速自行进入 有用轮回体 ,使 无效 码不再展示的本事称为 自启动 本事。 8、正在 分频 、 驾御 、 衡量 等电途中,计数器使用得分外遍及。组成一个六进制计数器起码要采用 三 位触发器,这时组成的电途有 6 个有用状况, 2 个无效状况。 9、寄存器可分为 数码 寄存器和 移位 寄存器,集成74LS194属于 双向 移位寄存器。用四位移位寄存器组成环行计数器时,有用状况共有 4 个;若组成扭环计数器时,其有用状况是 8 个。 10、 寄存 器是可用来存放数码、运算结果或指令的电途,平常由具有存储效用的众位 触发 器组合起来组成。一位 触发 器可能存储1个二进制代码,存放n个二进制代码的 寄存 器,需用n位 触发 器来组成。 11、74LS194是模范的四位 TTL 型集成双向移位寄存器芯片,具有 左移和右移 、并行输入、 保留数据 和 排除数据 等效用。 12、555按时器可能组成施密特触发器,施密特触发用具有 回差 性格,苛重用于脉冲波形的 整形 和 变换 ;555按时器还可能用作众谐振荡器和 单 稳态触发器。 单 稳态触发器只要一个 暂稳 态、一个 稳 态,当外加触发信号效力时, 单稳 态触发器可以从 稳 态翻转到 暂稳 态,经历一段时光又能自愿返回到 稳 态, 13、用集成计数器CC40192组成轻易进制的计数器时,平常可采用反应 预置 法和反应 清零 法。 二、决断题(每小题1分,共10分) 1、集成计数器平常都具有自启动本事。 (对) 2、利用3个触发器组成的计数器最众有8个有用状况。 (对) 3、同步时序逻辑电途中各触发器的时钟脉冲CP不必然一样。 (错) 4、欺骗一个74LS90可能组成一个十二进制的计数器。 (错) 5、用移位寄存器可能组成8421BCD码计数器。 (错) 6、555电途的输出只可展示两个状况安谧的逻辑电平之一。 (对) 7、施密特触发器的效力便是欺骗其回差性格安谧电途。 (错) 8、莫尔型时序逻辑电途,剖判时平常不写输出方程。 (对) 9、十进制计数器是用十进制数码“0~9”举办计数的。 (错 10、欺骗集成计数器芯片的预置数效用可得回轻易进制的计数器。 (对) 三、拔取题(每小题2分,共20分) 1、描画时序逻辑电途效用的两个必不行少的紧要方程式是( B )。 A、次态方程和输出方程 B、次态方程和驱动方程 C、驱动方程和时钟方程 D、驱动方程和输出方程 2、用8421BCD码举动代码的十进制计数器,起码须要的触发器触发器个数是( C )。 A、2 B、3 C、4 3、按各触发器的状况转换与时钟输入CP的相闭分类,计数器可分( A )计数器。 A、同步和异步 B、加计数和减计数 C、二进制和十进制 4、能用于脉冲整形的电途是( C )。 A、双稳态触发器 B、单稳态触发器 C、施密特触发器 5、四位移位寄存器组成的扭环形计数器是( B )计数器。 A、模4 B、模8 C、 6、下列讲述准确的是( D ) A、译码器属于时序逻辑电途 B、寄存器属于组合逻辑电途 C、555按时器属于时序逻辑电途 D、计数器属于时序逻辑电途 7、欺骗中界限集成计数器组成轻易进制计数器的办法是( B ) A、复位法 B、预置数法 C、级联复位法 8、不出现众余状况的计数器是( A )。 A、同步预置数计数器 B、异步预置数计数器 C、复位法组成的计数器 9、数码可能并行输入、并行输出的寄存器有( C ) A、移位寄存器 B、数码寄存器 C、二者皆有 10、改造555按时电途的电压驾御端CO的电压值,可改造( C ) A、555按时电途的高、低输出电平 B、开闭放电管的开闭电平 C、斗劲器的阈值电压 D、置“0”端的电平值 四、简述题(,每小题3分,共12分) 1、讲明同步时序逻辑电途和异步时序逻辑电途有何分歧? 答:同步时序逻辑电途的列位触发器是由统一个时钟脉冲驾御的;异步时序逻辑电途的列位触发器的时钟脉冲驾御端各纷歧样,状况发作改变的时光平常也纷歧样。 2、钟控的RS触发器能用作移位寄存器吗?为什么? 答:移位寄存器除寄存数据外,还能将数据正在寄存器内移位,因而钟控的RS触发器不行用做这类寄存器,由于它具有“空翻”题目,若用于移位寄存器中,很或许变成一个CP脉冲下众次移位局面。用作移位寄存器的触发器只可是治服了“空翻”局面的边沿触发器。 3、何谓计数器的自启动本事? 答:所谓自启动本事:指时序逻辑电途中某计数器中的无效状况码,若正在开机时展示,无须人工或其它兴办的干扰,计数器可以很速自行进入有用轮回体,使无效状况码不再展示的本事。 4、施密特触发用具有什么明显特点?苛重使用有哪些? 答:施密特触发器的明显特点有两个:一是输出电压随输入电压改变的弧线不是单值的,具有回差性格;二是电途状况转换时,输出电压具有高峻的跳变沿。欺骗施密特触发器的上述两个特质,可对电途中的输入电信号举办波形整形、波形变换、幅度判别及脉冲展宽等。 五、剖判题(共25分) 1、试用74LS161集成芯片组成十二进制计数器。请求采用反应预置法杀青。(7分) 2、电途实时钟脉冲、输入端D的波形如图7-313所示,设肇端状况为“000” J J1 K1 Q1 J2 K Q2 J3 K3 Q3 D CP Q1 图7-31 检测题7.5.2逻辑图 Q2 Q3 CP D 解:剖判:(1)电途为同步的米莱型时序逻辑电途; (2)各触发器的驱动方程:J1=D K1= J2=Q1n K2= J3=Q1n K3= 各触发器的次态方程: (3)依照上述方程,写出相应的逻辑效用线↓ 0 0 0 0 0 0 0 2↓ 1 0 0 0 1 0 0 3↓ 0 1 0 0 0 1 0 4↓ 0 0 1 0 0 0 1 5↓ 0 0 0 1 0 0 0 从效用真值外中可看出,该电途属于右移移位寄存器。那时序逻辑图如图中红笔示。 3、已知计数器的输出端Q2、Q1、Q0的输出波形如图7-32所示,试画出对应的状况转换图,并剖判该计数器为几进制计数器。(8分) 图 图7-32 检测题7.5.3时序波形图 解:状况转换相闭为:101→010→011→000→100→001→110。该计数器为七进制计数器。 第8章 检测题 (共80分,100分钟) 一、填空题:(每空0.5分,共23分) 1、一个存储矩阵有64行、64列,则存储容量为 4096 个存储单位。 2、存储器容量的扩展办法平常有字 扩展、位 扩展和 字、位同时 扩展三种式样。 3、可编程逻辑器件PLD平常由 输入缓冲 、 与阵列 、 或阵列 、 输出缓冲 等四个别电途构成。按其阵列和输出组织的分歧可分为PLA 、PAL 和GAL 等根基类型。 4、估量机中的 内存储器 和 高速缓冲存储器 统称主存, CPU 可直接对主存举办拜访。 内 存储器平常由半导体存储器组成,平常装正在估量机 主板 上,存取速率速,但容量有限; 高速缓冲 存储器位于内存与CPU之间,平常用来处分 存取速率 与存储容量之间的抵触,可提升全部体系的运转速率。 5、估量机内存利用的类型苛重是 随机存取 存储器和 可编程逻辑 器件。按其存储音信的效用可分为 只读存储器ROM 和随 随机存取存储器RAM 两大类。 6、GAL16V8苛重有 简略型 、 繁复型 、 寄存器型 三种作事形式。 7、PAL的与阵列 可编程 ,或阵列 固定 ;PLA的与阵列 可编程 ,或阵列 可编程 ;GAL的与阵列 可编程 ,或阵列 固定 。 8、存储器的苛重工夫目标有 存储容量 、 存取速率 、 功耗 、 牢靠性 和集成度等。 9、RAM苛重搜罗 地方译码器 、 存储矩阵 和 读/写驾御 电途等个别。 10、当RAM中的片选信号= “1” 时,RAM被禁止读写,处于保留状况;当= “0” 时,RAM可正在读/写驾御输入R/的效力下作读出或写入操作。 11、ROM根据存储音信写入式样的分歧可分为 固定 ROM、 可编程的 PROM、 可光擦除可编程 的EPROM和 可电擦除可编程 的E2PROM。 12、目前利用的 EPROM可众次写入的存储单位是正在MOS管中置入 浮置栅 的办法杀青的。 二、决断题(每小题1分,共7分) 1、可编程逻辑器件的写入电压平和常作事电压一样。 (错) 2、GAL可杀青时序逻辑电途的效用,也可杀青组合逻辑电途的效用。 (对) 3、RAM的片选信号=“0”时被禁止读写。 (错) 4、EPROM是采用浮栅工夫作事的可编程存储器。 (对) 5、PLA的与阵列和或阵列都可能依照用户的须要举办编程。 (对) 6、 HYPERLINK /kejian/weijijiekou/first/chapter2/c1-2-1-2.htm \l # 存储器的容量指的是存储器所能容纳的最大字节数。 (对) 7、1024×1位的RAM中,每个地方中只要1个存储单位。 (对) A B C A B C D & 图8-15 1、图8-15输出端显示的逻辑相闭为(A)。 A、ACD B、 C、B D、 2、欺骗电容的充电来存储数据,因为电途自己总有泄电,因而需按期延续增加充电(改正)材干保留其存储的数据的是(B) A、静态RAM的存储单位 B、动态RAM的存储单位 3、闭于存储器的讲述,准确的是(A) A、存储器是随机存储器和只读存储器的总称 B、存储器是估量机上的一种输入输出兴办 C、估量机停电时随机存储器中的数据不会失落 4、一片容量为1024字节×4位的存储器,显示有(C)个存储单位。 A、1024 B、4 C、4096 D、8 5、一片容量为1024字节×4位的存储器,显示有(A)个地方。 A、1024 B、4 C、4096 D、8 6、只可读出不行写入,但音信可万世保管的存储器是(A) A、ROM B、RAM C、PRAM 7、ROM中译码矩阵固定,且可将整个输入代码一共译出的是(C)。 A、ROM B、RAM C、一律译码器 8、动态存储单位是靠(B)的效用来保管和追忆音信的。 A、自保留 B、栅极存储电荷 9、欺骗双稳态触发器存储音信的RAM叫(B)RAM。 A、动态 B、静态 10、正在读写的同时还须要延续举办数据改正的是(A)存储单位。 A、动态 B、静态 四、简答题:(10分) 1、现有(1024B×4)RAM集成芯片一个,该RAM有众少个存储单位?有众少条地方线?该RAM含有众少个字?其字长是众少位?拜访该RAM时,每次会选中几个存储单位? 答:该RAM集成芯片有4096个存储单位;地方线位;拜访该RAM时,每次会选中4个存储单位。 五、估量题:(每小题10分,共20分) 1、试用ROM杀青下面众输出逻辑函数。 解: 与阵列 与阵列 Y1 A 1 B 1 C 1 或阵列 与阵列 与阵列 Y2 A 1 B 1 C 1 或阵列 D 1 与阵列 与阵列 Y2 A 1 B 1 C 1 或阵列 D 1 1A 1 A B与阵列 B 与阵列 C1 C 1 1 1 1D 1 D 图8-16I/O1024×1R/W CS A 图8-16 I/O 1024×1 R/W CS A9…A0 …… 或阵列 Y2 2、试用1KB×1位的RAM扩展成1KB×4位的存储器。讲明须要几片如图8-16所示的RAM,画出接线片如图11-16所示的RAM芯片,接线图为: I/O I/O0 I/O 1024×1 R/W CS A9…A0 …… I/O1 I/O 1024×1 R/W CS A9…A0 …… I/O2 I/O 1024×1 R/W CS A9…A0 …… I/O3 I/O 1024×1 R/W CS A9…A0 …… A0 · · · R/W A9 CS 第9章 检测题 (共80分,100分钟) 一、填空题:(每空0.5分,共21分) 1、DAC电途的效力是将 输入的数字 量转换成 与数字量成正比的输出模仿 量。ADC电途的效力是将 输入的模仿 量转换成 与其成正比的输出数字 量。 2、DAC电途的苛重工夫目标有 差别率 、 绝对精度 和 非线性度 及 筑树时光等 ;ADC电途的苛重工夫目标有 相对精度 、 差别率 和 转换速率等 。 3、DAC平常由 参考电压 , 译码电途 和 电子开闭 三个根基个别构成。为了将模仿电流转换成模仿电压,平常正在输出端外加 运算放大器 。 4、按解码搜集组织的分歧,DAC可分为 R-2RT形电阻 搜集、 R-2R倒T形电阻 搜集和 权电阻 搜集DAC等。按模仿电子开闭电途的分歧,DAC又可分为 CMOS 开闭型和 双极型 开闭型。 5、模数转换的量化式样有 四舍五入 法和 舍尾取整法 两种。 6、正在模/数转换历程中,只可正在一系列选定的刹时对输入模仿量 采样 后再转换为输出的数字量,通过 采样 、 保留 、 量化 和 编码 四个程序已毕。 7、 双积分 型ADC换速率较慢, 逐次迫近 型ADC转换速率高。 8、 逐次迫近 型ADC内部少有模转换器,因而 转换速率 速。 9、 倒T 型电阻搜集DAC中的电阻只要 R 和 2R 两种,与 权电阻 搜集一律分歧。并且正在这种DAC转换器中又采用了 高速电子开闭 ,以是 转换速率 很高。 10、ADC0809采用 CMOS 工艺制成的 8 位ADC,内部采用 逐次斗劲 组织式样。DAC0832采用的是 CMOS 工艺制成的双列直插式单片 8 位数模转换器。 二、决断题(每小题1分,共9分) 1、DAC的输入数字量的位数越众,别离本事越低。 (错) 2、规矩上说,R-2R倒T形电阻搜集DAC输入和二进制位数不受束缚。 (对) 3、若要减小量化偏差ε,就应正在衡量领域内增大方化当量δ。 (错) 4、量化的两种办法中舍尾取整法较好些。 (错) 5、ADC0809二进制数据输出是三态的,批准直接连CPU的数据总线、逐次斗劲型模数转换器转换速率较慢。 (错) 7、双积分型ADC中搜罗数/模转换器,因而转换速率较速。 (错) 8、δ的数值越小,量化的等第越细,A/D转换器的位数就越众。 (对) 9、正在满刻度领域内,偏离理念转换性格的最大值称为相对精度。 (错) 三、拔取题(每小题2分,共20分) 1、ADC的转换精度取决于(A)。 A、别离率 B、转换速率 C、差别率和转换速率 2、对付n位DAC的差别率来说,可显示为(C)。 A、 B、 C、 3、R-2R梯形电阻搜集DAC中,基准电压源UR和输出电压u0的极性相闭为(B)。 A、同相 B、反相 C、无闭 4、采样保留电途中,采样信号的频率fS和原信号中最高频率因素fimax之间的相闭是必需知足(A)。 A、fS≥2fimax B、fSfimax C、fS=fimax 5、假若ui=0~10V,Uimax=1V,若用ADC电途将它转换成n=3的二进制数,采用四舍五入量化法,其量化当量为(B)。 A、1/8(V) B、2/15(V) C、1/4(V) 6、DAC0832是属于(A)搜集的DAC。 A、R-2R倒T型电阻 B、T型电阻 C、权电阻 7、和其它ADC比拟,双积分型ADC转换速率(A)。 A、较慢 B、很速 C、极慢 8、假若ui=0~10V,Uimax=1V,若用ADC电途将它转换成n=3的二进制数,采用四舍五入量化法的最大方化偏差为(A)。 A、1/15(V) B、1/8(V) C、1/4(V) 9、ADC0809输出的是(A) A、8位二进制数码 B、10位二进制数码 C、4位二进制数码 10、ADC0809是属于(B)的ADC。 A、双积分型 B、逐次斗劲型 四、估量策画题(共35分) 1、如图9-12所示电途中R=8KΩ,RF=1KΩ,UR=-10V,试求: (1)正在输入四位二进制数D=1001时,搜集输出u0=? 图9-12RF∞R/23R/2 图9-12 RF ∞ R/23 R/22 R/2 R d3 d2 d1 d0 S3 S2 S1 S0 iF U uO — + + iF 解:①图示电途X3~X0的状况为1001,因而有: ②若要使输出电压等于1.25V,则I=I0=-1.25mA,即输入的四位二进制数D=0001。 2、正在倒T形电阻搜集DAC中,若UR=10V,输入10位二进制数字量为(1011010101),试求其输出模仿电压为何值?(已知RF=R=10KΩ)(6分) 解: 3、已知某一DAC电途的最小别离电压ULSB=40mV,最大满刻度输出电压UFSR=0.28V,试求该电途输入二进制数字量的位数n应是众少?(6分) 解: 图9 图9-13 · · · · u0 dn-2 d2 d1 d0 21R 2n-3R 2n-2R 2n-1R · · · · · · · · · · · Sn-2 S2 S1 S0 In—2 I2 I1 I0 IF ∞ — + 电子开闭 权电阻乞降搜集 集成运放 + 4、如图9-13所示的权电阻搜集DAC电途中,若n=4,UR=5V,R=100Ω,RF=50Ω,试求此电途的电压转换性格。若输入四位二进制数D=1001,则它的输出电压u0=?(8分) 解:


二维码
电话:0536-2082255转8008
地址:山东潍坊市北海路财富国际商务大厦23层
Copyright © 2002-2019 4118cc云顶集团机械电子设计制造有限公司 版权所有
网站地图